0
LVDS信號不僅是差分信號,而且還是高速數字信號。因此LVDS傳輸媒質不管使用的是PCB線還是電纜,都必須采取措施防止信號在媒質終端發(fā)生反射,同時應減少電磁干擾以保證信號的完整性。只要我們在布線時考慮到以上這些要素,設計高速差分線路板并不很困難。下面簡要介紹LVDS信號在PCB上的設計要點。
一、有LVDS信號的電路板一般都要布成多層板。
由于LVDS信號屬于高速信號,與其相鄰的層應為地層,對LVDS信號進行屏蔽防止干擾。對于密度不是很大的板子,在物理空間條件允許的情況下,最好將LVDS信號與其它信號分別放在不同的層。例如在四層板中,通??梢园匆韵逻M行布層:LVDS信號層、地層、電源層、其它信號層。
二、 LVDS信號阻抗計算與控制。
LVDS信號的電壓擺幅只有350mV,適于電流驅動的差分信號方式工作。為了確保信號在傳輸線當中傳播時不受反射信號的影響,LVDS信號要求傳輸線阻抗受控,通常差分阻抗為100?+/-10Ω。阻抗控制的好壞直接影響信號完整性及延遲。
雙面板免費加費,四層板加急打樣,厚銅電路板打樣