0
對(duì)阻抗匹配的理解
問:1。阻抗匹配大家都知道,但是為什么有的不用加電阻匹配,有的要加并聯(lián)或者串聯(lián)電阻匹配?
2.傳輸線的阻抗是Z0。在Z0對(duì)并聯(lián),的抵抗之后,阻抗可以與之匹敵。為什么?接收設(shè)備的引腳的輸入電阻是多少?并聯(lián)有一個(gè)電阻,r=Z0,接收端的阻抗不是Z0,所以它必須并行輸入阻抗。輸入阻抗為無窮大。
3.什么樣的器件進(jìn)口到阻抗,就可以認(rèn)為是無限大,需要并聯(lián)串聯(lián)電阻才能實(shí)現(xiàn)阻抗匹配?而什么樣的芯片不需要在發(fā)送端增加串聯(lián)電阻,在接收端增加并聯(lián)匹配呢?
答:1。如果網(wǎng)絡(luò)連接沒有傳輸線效應(yīng),則不用于阻抗匹配;有些芯片內(nèi)部有匹配電路,不需要在外部增加額外的匹配電路。
2.一般來說,TTL/CMOS接收機(jī)的輸入阻抗比較大,至少在K級(jí)以上,比阻抗, 傳輸線, 50或者75 歐姆,大很多,所以不用考慮其影響。
3.應(yīng)根據(jù)電路的實(shí)際情況,如成本、功耗、拓?fù)浜蛷?fù)雜性,合理選擇使用串聯(lián)匹配還是并聯(lián)匹配
雙面板免費(fèi)加費(fèi),四層板加急打樣,厚銅電路板打樣