自適應(yīng)和智能計(jì)算領(lǐng)域的全球領(lǐng)導(dǎo)者賽靈思公司今天宣布,Virtex UltraScale V57P FPGA系列產(chǎn)品增加了一個(gè)獨(dú)特的高速新成員—— Virtex UltraScale V57P FPGA。這是一種新型的高帶寬內(nèi)存(HBM)設(shè)備,可以以極快的速度、低延遲和極低的功耗傳輸大量數(shù)據(jù)。全新Virtex UltraScale VU57P FPGA結(jié)合了一系列真正強(qiáng)大的功能,非常適合數(shù)據(jù)中心以及有線和無線通信要求最嚴(yán)格的許多應(yīng)用。
與DDR4等垂直商用內(nèi)存相比,賽靈思virtex超大規(guī)模vu57p FPGA的內(nèi)存帶寬和容量大大提高,是延遲敏感型工作負(fù)載的絕佳選擇,其中高速數(shù)據(jù)吞吐量和快速內(nèi)存是關(guān)鍵要求。它將高能效計(jì)算功能與高達(dá)460 GB/s的極高內(nèi)存帶寬和容量相結(jié)合,采用最先進(jìn)的PAM4高速收發(fā)器,傳輸速率可達(dá)到主流25G收發(fā)器的兩倍。集成的HBM控制器和AXI端口開關(guān)(切換器)可以為整個(gè)16G HBM提供連續(xù)的內(nèi)存訪問。
Virtex超大規(guī)模HBM現(xiàn)場(chǎng)可編程門陣列在集成AXI端口交換機(jī)方面是獨(dú)一無二的。它可以從任何AXI端口訪問任何內(nèi)存位置,節(jié)省250,000個(gè)查找表、370,000個(gè)觸發(fā)器和超過4W功耗。該開關(guān)不僅可以減小設(shè)計(jì)尺寸,簡化設(shè)計(jì),而且有助于實(shí)現(xiàn)時(shí)序收斂,加快產(chǎn)品上市時(shí)間,降低運(yùn)營成本(OPEX)。
此外,新設(shè)備還集成了高速連接,如帶RS-FEC模塊的100G以太網(wǎng)、150G因特拉肯、PCIe第4代等。這有助于簡化設(shè)計(jì)工作并加快上市時(shí)間。
賽靈思新設(shè)備的適用應(yīng)用包括:
計(jì)算加速:數(shù)據(jù)預(yù)處理是實(shí)現(xiàn)最佳性能的關(guān)鍵。與固定功能的計(jì)算設(shè)備不同,Virtex UltraScale VU57P具有自適應(yīng)邏輯和460GB/s的HBM帶寬,可以選擇、轉(zhuǎn)換和組織數(shù)據(jù),為目標(biāo)加速器優(yōu)化輸入。憑借其高速PAM4收發(fā)器,賽靈思新的現(xiàn)場(chǎng)可編程門陣列有助于最大限度地提高吞吐量和系統(tǒng)性能。
新一代防火墻:網(wǎng)絡(luò)運(yùn)營廠商需要不間斷、高度可靠的網(wǎng)絡(luò)可用性,實(shí)現(xiàn)智能管理,保證數(shù)據(jù)安全,防止惡意軟件攻擊企業(yè)網(wǎng)絡(luò)。Virtex UltraScale VU57P FPGA以線速提供數(shù)千萬個(gè)并發(fā)會(huì)話,為多層網(wǎng)絡(luò)安全提供無與倫比的可擴(kuò)展性。借助16G HBM,安全應(yīng)用程序可以管理多個(gè)查找表,同時(shí)緩沖和重新排序網(wǎng)絡(luò)流。58G PAM4收發(fā)器支持最新的光通信標(biāo)準(zhǔn),可實(shí)現(xiàn)新一代防火墻所需的更高吞吐量。
具有服務(wù)質(zhì)量功能的交換機(jī)和路由器:Virtex超大規(guī)模V57P FPGA配有16G HBM提供Nx400G/200G/100G/50G交換,并配有400G數(shù)據(jù)路徑流水線和流量管理器用于服務(wù)質(zhì)量功能。58G PAM4收發(fā)器可以使用最新的光通信標(biāo)準(zhǔn)來建立連接,這可以將外部設(shè)備的傳輸速率提高一倍。查找表和流量管理器隊(duì)列在HBM DRAM中實(shí)現(xiàn)。由于設(shè)計(jì)中充分考慮了功耗/散熱要求,基于Virtex Ultrascale V57P FPGA的交換機(jī)和路由器可以選擇未覆蓋的封裝,以更簡單的散熱模式實(shí)現(xiàn)更高的性能,這對(duì)數(shù)據(jù)中心和電信基礎(chǔ)設(shè)施具有重要意義。